2021吉首大學數(shù)字電路研究生考試大綱

發(fā)布時間:2020-12-07 編輯:考研派小莉 推薦訪問:
2021吉首大學數(shù)字電路研究生考試大綱

2021吉首大學數(shù)字電路研究生考試大綱內(nèi)容如下,更多考研資訊請關注我們網(wǎng)站的更新!敬請收藏本站,或下載我們的考研派APP和考研派微信公眾號(里面有非常多的免費考研資源可以領取,有各種考研問題,也可直接加我們網(wǎng)站上的研究生學姐微信,全程免費答疑,助各位考研一臂之力,爭取早日考上理想中的研究生院校。)

2021吉首大學數(shù)字電路研究生考試大綱 正文

吉首大學碩士研究生入學考試自命題考試大綱(復試科目)
考試科目名稱:數(shù)字電路
一、試卷結構
1) 試卷成績及考試時間
本試卷滿分為 100 分,考試時間為 120 分鐘。
2)答題方式:閉卷、筆試
3)試卷內(nèi)容結構
組合邏輯電路部分 40% 時序邏輯電路 40%
PLD&AD/DA 等其他內(nèi)
容部分 20%
4)題型結構
a: 填空題、判斷題、簡答題和畫圖題目 60 分
b: 分析、計算題 40 分
二、考試內(nèi)容與考試要求
考試要求:
《數(shù)字電路》課程考試旨在重點考察對邏輯代數(shù)基礎知識、數(shù)字電路的概念、
原理、電路功能等的理解情況以及分析設計電路的方法、能力。按照教學大綱的
要求,具體考核要求分為掌握、理解和了解三個層次:
掌握:要求考生能夠全面、深入理解和熟練應用的內(nèi)容,并能夠綜合運用多
個知識點分析、設計和解答與應用相關的問題,能夠舉一反三,是重點考試內(nèi)容。
理解:要求考生能夠較好地理解所學內(nèi)容,并且能夠進行簡單分析和判斷,
也是考試內(nèi)容。
了解:對要求了解的內(nèi)容,在考試中占較小比例,不超過 5%。
考試內(nèi)容:1、邏輯代數(shù)基礎
(1)理解邏輯變量與邏輯函數(shù)、基本邏輯運算及常用的邏輯運算、邏輯函
數(shù)的最簡表達式、真值表、邏輯函數(shù)的最小項、邏輯函數(shù)的最小項表達式及卡諾
圖的基本概念。
(2)理解編碼、8421BCD 碼的含意,邏輯函數(shù)的基本公式、常用公式和定
理。
(3)掌握二進制表示及轉換,會用公式法和卡諾圖法將邏輯函數(shù)化簡為最
簡與或表達式。對含有約束項的邏輯函數(shù)進行卡諾圖化簡。
2、基本門電路
(1)了解二極管、三極管的開關特性,用分立元件構成的與門、或門、非
門、與非門、或非門電路的基本原理。
(2)掌握與門、或門、非門、與非門、或非門、異或門、同或門與或非門
等的功能、真值表及符號。
(3)了解 TTL 集成電路、CMOS 集成電路以及 ECL 等的特點,常用集成
電路系列產(chǎn)品及其特性。常用集成門電路芯片功能、引腳定義及使用。
(4)理解 TTL 集成門電路及 CMOS 門電路(TTL 和 CMOS 與非門、或非
門集電極開路 OC 門、三態(tài)門和 CMOS 非門,CMOS 傳輸門等)的工作原理。
(5)了解電壓傳輸特性曲線、輸入特性曲線、輸出特性曲線、輸入端負載
特性各個特性參數(shù)、驅動能力、抗干擾能力的含義。會利用常用集成門電路芯片,
構成簡單的邏輯電路。
3、組合邏輯電路
(1)了解組合邏輯電路與時序邏輯電路在概念上的區(qū)別。
(2)掌握組合邏輯電路的分析方法。
(3)了解常用集成組合邏輯電路的功能、引腳定義及使用。
(4)理解編碼器、譯碼器、全加器、比較器、數(shù)據(jù)選擇器的基本原理、邏
輯符號、真值表。
(5)掌握用基本門電路即小規(guī)模集成電路 SSI 設計組合邏輯電路和用中規(guī)
模集成電路 MSI 設計組合邏輯電路的方法。
4、觸發(fā)器(1)了解觸發(fā)器的分類、基本 RS 觸發(fā)器、同步 RS 觸發(fā)器,主從結構的觸
發(fā)器和維持阻塞等邊沿觸發(fā)器的電路結構、工作原理和動作特點。
(2)理解 RS 型觸發(fā)器、D 型觸發(fā)器、T(T′)型觸發(fā)器和 JK 型觸發(fā)器的邏輯
功能和描述方法、各種觸發(fā)器之間的相互轉換。
(3)掌握用各種觸發(fā)器構成簡單的邏輯電路的方法。
5、時序邏輯電路
(1)了解寄存器的分類。常用集成寄存器芯片的功能、引腳定義及使用。
(2)理解數(shù)據(jù)寄存器、移位寄存器的功能、原理、邏輯符號、真值表、波
形圖。
(3)了解寄存器構成簡單邏輯電路的方法。
(4)了解計數(shù)器分類,常用集成計數(shù)器功能、引腳、使用。
(5)理解異步二進制計數(shù)器、同步二進制計數(shù)器、任意進制計數(shù)器分析方
法和原理、邏輯符號、真值表、波形圖。
(6)掌握同步時序邏輯電路、異步時序邏輯電路的分析方法。
(7)掌握一般同步時序電路、異步時序邏輯電路的設計方法。
6、存儲器與可編程邏輯器件
(1)了解 PLD 的基本結構、分類、特點,PLD 的開發(fā)過程。
(2)理解 PAL 的結構、原理。
7、脈沖波形的變換與產(chǎn)生
(1)了解脈沖信號波形的特性參數(shù),單穩(wěn)態(tài)電路的分類,集成單穩(wěn)態(tài)觸發(fā)
器功能、引腳、波形圖。
(2)理解微分型單穩(wěn)電路的原理。
(3)了解集成施密特觸發(fā)器功能、引腳、波形圖。
(4)了解多諧振蕩器的分類和環(huán)行多諧振蕩器、石英晶體多諧振蕩器原理。
(5)掌握 555 定時器的電路組成和功能,掌握用 555 定時器構成的單穩(wěn)、
多諧、施密特電路的波形和參數(shù)計算。
8、數(shù)/模和模/數(shù)轉換
(1)了解 ADC 和 DAC 的功能、主要類型、主要參數(shù)及應用。
(2)掌握 D/A 和 A/D 轉換的基本概念和轉換原理。三、參考書目
1. 閻石主編,《數(shù)字電子技術基礎》第 5 版. 高等教育出版社,2006 年 5 月。
2. 康華光主編,《電子技術基礎(數(shù)字部分)》第 5 版. 高等教育出版社,2006
年 1 月。
吉首大學

添加吉首大學學姐微信,或微信搜索公眾號“考研派小站”,關注[考研派小站]微信公眾號,在考研派小站微信號輸入[吉首大學考研分數(shù)線、吉首大學報錄比、吉首大學考研群、吉首大學學姐微信、吉首大學考研真題、吉首大學專業(yè)目錄、吉首大學排名、吉首大學保研、吉首大學公眾號、吉首大學研究生招生)]即可在手機上查看相對應吉首大學考研信息或資源。

吉首大學考研公眾號 考研派小站公眾號

本文來源:http://www.zhongzhouzhikong.com/jsu/cankaoshumu_389450.html

推薦閱讀